출력전압의 부호가 입력전압과 반대라서, 또는 출력은 입력에 대해 180도의 위상차를 갖기 때문에, 이렇게 부른다. (Hayt 회로이론)
가산 증폭기 ? summing amplifier
차동 증폭기 difference amplifier / differential amplifier ... difference_amplifier / differential_amplifier
{
계측 증폭기 instrument amplifier .. instrument_amplifier ? instrumentation_amplifier ?
{
계측 증폭기(instrumentation amplifier) - Hayt 9e ko p217
}
passive_differentiator
active_differentiator
히스테리시스
hysteresis 를 갖는 비교기 회로를 슈미트 트리거 Schmitt trigger 라고 한다.
}
전압 팔로워.
비반전증폭기,noninverting_amplifier에서 R
1을 ∞로 하고 R
f를 0으로 놓은 것. 입력과 출력의 부호와 크기가 모두 같다. 입력전압 v
in과 연산증폭기의 출력단에 접속되는 저항성 부하 R
L 사이에서
버퍼,buffer로 작용할 수 있다.
AKA
unity gain amplifier
input-output relation: v
out = v
in
(Hayt 회로이론 9e ko)
buffer_amplifier = buffer
{
Sub:
voltage_buffer
current_buffer
V
in+ and V
in− 또는 V
+ and V
− - 입력 전압
V
cc and V
ee - 전원, power supply voltages
V
out 또는 V
o - 출력 전압
±V
om - limitation of upper/lower bounds (V
cc보다 약간 작다)
두 입력의 차이에 gain을 곱해서 출력으로 나온다. 식으로 나타내면
V
out = A (V
in+ - V
in−)
여기서
A: 증폭률(gain) ...
이득,gain
−Vom ≤ Vout = A (V+ − V−) ≤ +Vom
이상적인 연산증폭기 ideal op amp ¶
이상적인 연산증폭기의 특성 properties/characteristics of an deal op amp ¶
bmks ko ¶
AKA operational amplifier, op amp, op-amp, opamp